Блоки приема и передачи по UART с контрольной суммой

В архиве находится: 4 блока передачи 1. 4byte_to_UART 2. 8byte_to_UART 3. 4int_to_UART 4. 8int_to_UART 4 блока приема 1. UART_to_4byte 2. UART_to_8byte 3. UART_to_4int 4. UART_to_8int 4 блока конвертации битовых переменных 1. 8bit_to_byte — соединяет 8 бит в байт 2. byte_to_8bit — разбивает байт на 8 бит 3. 16bit_to_int — соединяет 16 бит в INT 4. …

Далее…Блоки приема и передачи по UART с контрольной суммой

1

Блок D-триггера и блок делителя частоты с К от 2 до 255

Блок D-триггера, Т-триггера и блок делителя частоты с К от 2 до 255 В архиве находятся: 2 блока D-триггеров 1. DRS — D-триггер с приоритетом R (вход сброса) 2. DSR — D-триггер с приоритетом S (вход установки) 2 блока T-триггеров 1. TRS — T-триггер с приоритетом R (вход сброса) 2. TSR — T-триггер с приоритетом …

Далее…Блок D-триггера и блок делителя частоты с К от 2 до 255

5

Ftrig

Блок служит для выделения спада импульса поступающего на вход in. В момент пропадания на входе in логической единицы , на выходе out выставляется логическая единица на время выполнения одного цикла программы. Блок не имеет параметров

2